top of page
  • PFA 2 : Février-Mai 2013

        Implémentation VHDL d'un prototype de commande d'un moteur pas à pas sous Quartus et ModelSIM (pour la simulation).

 

  • PFA 1 : Février-Mai 2012

        Étude et réalisation d'un générateur à basse fréquences à base du circuit XR2206 (circuit intégré capable de produire en haute qualité             des sinusoïdes, des carrés, des triangles, des rampes et des impulsions de haute stabilité).

Projet 1 : Codage et test d’un convertisseur analogique/numérique en vue de son implantation sur une carte DE2( FPGA cycloneII). 

Projets universitaires en embarqués : 
École Nationale Supérieure d'ingénieurs de Tunis 
Septembre-Décembre 2014

Projet 2 : Conception avec NiosII et SOPC Builder(compteur binaire, battement de coeur). 

PROJETS

Durant mon parcours universitaire j’ai réalisé plusieurs projets dont le plus important est celui de mon Projet de Fin d'Etudes intitulé « Automatisation d’un palettiseur de bouteilles ».

Projet 3 : Conception avec Quartus II d’un gestionneur de carrefour et gestion de parking en vue de son implantation sur une carte DE2( FPGA cycloneII).

Projets Fin d'Année (PFA) :
École Nationale Supérieure d'ingénieurs de Tunis 
bottom of page